RISC: Porovnání verzí

Přidány 3 bajty ,  před 11 měsíci
xd
(xd)
značky: editace z Vizuálního editoru možný vandalismus školní IP
'''RISC''' ({{Vjazyce|en}} {{Cizojazyčně|en|'''Reduced Instruction Set Computer'''}}, výslovnost ''risk'') označuje v [[Informatika|informatice]] jednu z [[Počítačová platforma|architektur]] [[mikroprocesor]]ů. RISC označuje procesory s ''redukovanou'' [[Strojová instrukce|instrukční sadou]], jejichž návrh je zaměřen na jednoduchou, vysoce optimalizovanou sadu strojových instrukcí, která je v protikladu s množstvím specializovaných instrukcí ostatních architektur<ref>Studenti Stanfordovy univerzity [http://www-cs-faculty.stanford.edu/~eroberts/courses/soco/projects/2000-01/risc/whatis/index.html definovali] RISC jako „a type of microprocessor architecture that utilizes a small, highly-optimized set of instructions, rather than a more specialized set of instructions often found in other types of architectures“.</ref>. Přesná definice označení RISC není jasná, avšak často se používá popisnější název '''architektura load-store''', který lépe vyjadřuje fakt, že celkový počet instrukcí RISC procesoru může být paradoxně vyšší, než u jiných architektur.{{Doplňte zdroj}} Mezi zástupce RISC procesorů patří [[ARM]], [[MIPS (architektura)|MIPS]], [[AMD Am29000]], [[ARC International|ARC]], [[AVR|Atmel AVR]], [[PA-RISC]], [[Power Architecture|POWER]] (včetně [[PowerPC]]), [[SuperH]], [[SPARC]], [[DEC Alpha]].
 
Protichůdnou architekturou jsou [[CISC]] procesory ({{Vjazyce|en}} {{Cizojazyčně|en|''Complex Instruction Set Computers''}}, s komplexní instrukční sadou). Další alternativou jsou [[VLIW]] (Very Long Instruction Word) a [[EPIC]] (Explicitly parallel instruction computing) procesory. VLIW a EPIC procesory vznikly vývojem z RISC. VLIW se používají se například ve starších [[GPU]] firmy [[AMD]]. Architekturu EPIC používají například procesory [[Itanium]] a [[Itanium 2]]. xd
 
== Typické rysy architektury RISC ==
Neregistrovaný uživatel